ARM CoreLink系统IP使用较低的延迟、较低功率的互连、多通道内存控制器,释放高性能ARM Cortex处理器的潜力,并实现一致的虚拟化SoC设计,以轻松支持多个软件领域。相比之前上代CCI-400最多支持八个核芯,CoreLink CCN-504最多支持16个核芯。 此次公开的ARM的CoreLink CCN-504 Cache Coherent Network(缓存连接网络技术),为服务器和网络设备的企业应用提供了最优化的系统架构解决方案。能够应对数据中心未来10年到15年内对高能源利用率的要求。
CoreLink CCN-504最大1TB/s的系统带宽,对采用Cortex-A15 MPCore处理器以及未来64位处理器的开发设计者来说,意味着更优化多核芯处理器企业解决方案。 CoreLink CCN-504是该系列的首个版本,能够优化ARM Cortex系列处理器,支持现有的高端Cortex-A15 MPCore处理器以及未来的64位的ARMv8架构处理器,在提高能源效率上也有所提升。
此外CoreLink CCN-504集成了16M的3级缓存,能够提升工作负载能力。而且支持DDR3以及未来的DDR4内存,CoreLink CCN-504集成了DMC-520动态内存控制器,CoreLink DMC-520 提供了高速的内存接口,支持DDR3、DDR3L以及DDR4动态随机存储。一些企业RAS特性的技术例如ECC for x72 DRAM、TrustZone、End to End QoS也集成在里面。>>
|
正在阅读:16核芯支持DDR4 ARM处理器再次叫板Intel16核芯支持DDR4 ARM处理器再次叫板Intel
2012-10-25 00:15
出处:PConline原创
责任编辑:xiongxuehui
键盘也能翻页,试试“← →”键
本文导航 | ||
|